Metodologia para descrição de células analógicas como IP

Registro completo de metadados
MetadadosDescriçãoIdioma
Autor(es): dc.contributorCosta, José Camargo da-
Autor(es): dc.creatorPimentel, João Vitor Bernardo-
Data de aceite: dc.date.accessioned2024-10-23T16:23:48Z-
Data de disponibilização: dc.date.available2024-10-23T16:23:48Z-
Data de envio: dc.date.issued2010-04-29-
Data de envio: dc.date.issued2010-04-29-
Data de envio: dc.date.issued2010-04-29-
Data de envio: dc.date.issued2009-08-07-
Fonte completa do material: dc.identifierhttp://repositorio.unb.br/handle/10482/4364-
Fonte: dc.identifier.urihttp://educapes.capes.gov.br/handle/capes/907387-
Descrição: dc.descriptionDissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2009.-
Descrição: dc.descriptionEste trabalho propõe uma metodologia de descrição de células VLSI analógicas e de sinal misto como blocos de propriedade intelectual (IP). A metodologia foi aplicada em blocos de circuitaria analógica e de sinal misto um conversor tensão-corrente e um conversor analógicodigital, previamente projetados em tecnologia CMOS como estudos de caso. Foram realizadas adaptações aos blocos para se adequarem ao contexto de IPs analógicos e construídos modelos de alto-nível dos circuitos, permitindo avaliar sua funcionalidade sem o conhecimento da topologia interna. Os resultados obtidos dos estudos de caso, principalmente simulações de modelos de alto nível de abstração do circuito, foram analisados para avaliar a metodologia proposta e propôr trabalhos futuros. _________________________________________________________________________________________ ABSTRACT-
Descrição: dc.descriptionThis work proposes a methodology for the description of analog and mixed-signal VLSI cells as intellectual property (IP) blocks. The methodology was applied on analog/mixed-signal circuitry blocks - a voltage-to-current converter and an analog-to-digital converter, previously designed in CMOS technology - as study cases. Adaptations were performed in the blocks to make them adequate to an analog IP context, and high-level models of the circuits were built, allowing for assessing their functionality with no knowledge of internal architecture. The achieved results from the study case, especially high abstraction-level simulations, were analysed to evaluate the proposed methodology and to propose future work.-
Descrição: dc.descriptionFaculdade de Tecnologia (FT)-
Descrição: dc.descriptionDepartamento de Engenharia Elétrica (FT ENE)-
Descrição: dc.descriptionPrograma de Pós-Graduação em Engenharia Elétrica-
Formato: dc.formatapplication/pdf-
Direitos: dc.rightsAcesso Aberto-
Palavras-chave: dc.subjectCircuitos integrados-
Palavras-chave: dc.subjectVHDL (Linguagem descritiva de hardware)-
Título: dc.titleMetodologia para descrição de células analógicas como IP-
Título: dc.titleMethodology for the description of analog cells as IP-
Tipo de arquivo: dc.typelivro digital-
Aparece nas coleções:Repositório Institucional – UNB

Não existem arquivos associados a este item.