Atenção:
O eduCAPES é um repositório de objetos educacionais, não sendo responsável por materiais de terceiros submetidos na plataforma. O usuário assume ampla e total responsabilidade quanto à originalidade, à titularidade e ao conteúdo, citações de obras consultadas, referências e outros elementos que fazem parte do material que deseja submeter. Recomendamos que se reporte diretamente ao(s) autor(es), indicando qual parte do material foi considerada imprópria (cite página e parágrafo) e justificando sua denúncia.
Caso seja o autor original de algum material publicado indevidamente ou sem autorização, será necessário que se identifique informando nome completo, CPF e data de nascimento. Caso possua uma decisão judicial para retirada do material, solicitamos que informe o link de acesso ao documento, bem como quaisquer dados necessários ao acesso, no campo abaixo.
Todas as denúncias são sigilosas e sua identidade será preservada. Os campos nome e e-mail são de preenchimento opcional. Porém, ao deixar de informar seu e-mail, um possível retorno será inviabilizado e/ou sua denúncia poderá ser desconsiderada no caso de necessitar de informações complementares.
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.contributor | Bertini, Luciano | - |
Autor(es): dc.contributor | http://lattes.cnpq.br/3709633136002980 | - |
Autor(es): dc.contributor | Copetti, Alessandro | - |
Autor(es): dc.contributor | http://lattes.cnpq.br/./4797961850809786 | - |
Autor(es): dc.contributor | Petrucci, Vinicius Tavares | - |
Autor(es): dc.contributor | http://lattes.cnpq.br/9787560452386084 | - |
Autor(es): dc.contributor | Sobral, Ana Paula Barbosa | - |
Autor(es): dc.contributor | http://lattes.cnpq.br/4370410680845541 | - |
Autor(es): dc.contributor | http://lattes.cnpq.br/7538204641822329 | - |
Autor(es): dc.creator | Berbert, Wanderson | - |
Data de aceite: dc.date.accessioned | 2024-07-11T18:11:07Z | - |
Data de disponibilização: dc.date.available | 2024-07-11T18:11:07Z | - |
Data de envio: dc.date.issued | 2023-10-11 | - |
Data de envio: dc.date.issued | 2023-10-11 | - |
Fonte completa do material: dc.identifier | http://app.uff.br/riuff/handle/1/30787 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/capes/765313 | - |
Descrição: dc.description | Aprendizado de máquina tem se tornado uma ferramenta essencial para qualquer sistema de tomada de decisão. Devido a limitações de performance impostas por arquiteturas tradicionais que utilizam Central Processing Units (CPUs), para aplicações mais críticas, métodos de aceleração com Graphical Processing Unit(GPU) e Application Specific In-tegrated Circuit(ASIC) têm sido empregados. No entanto, quando aplicadas a sistemas embarcados, estas apresentam limitações relacionadas a tamanho físico e complexidade. Para resolver estes problemas, a utilização da tecnologia Field Programmable Gate Array (FPGA) tem se mostrado promissora devido a sua grande eficiência, paralelismo real, reconfigurabilidade e flexibilidade. Diante disso, este estudo tem como objetivo, além de fazer uma revisão aprofundada da bibliografia, apresentar arquiteturas projetadas em FPGA que buscam minimizar tais limitações, maximizando a eficiência, sem perda de performance significativa e de modo a viabilizar sua utilização em sistemas embarcados. Resultados mostram ganhos em performance acima de 95% quando utilizando um hardware especialista desenvolvido em FPGA utilizando o algoritmo de aprendizado de máquina K-Nearest Neighbor (KNN). O estudo também explora algumas limitações da arquitetura e modos de tentar minimizá-las | - |
Descrição: dc.description | Machine learning has become an essential tool for any decision-making system. Perfor-mance limitations imposed by traditional architectures using Central Processing Units (CPUs), for more critical applications, acceleration methods with Graphical ProcessingUnit (GPU) and Application Specific Integrated Circuit (ASIC) have been used. However, when embedded systems are applied, they impose limitations on physical size and complexity. To solve these problems, the use of Field Programmable Gate Array (FPGA) technology has been promising due to its great efficiency, real parallelism, reconfigurability and flexibility. Therefore, this study aims, in addition to a thorough review of the bibliography, to present architectures designed in FPGA that seek to minimize such limitations, maximizing efficiency, without loss of performance, in order to enable use in systems shipped. Results presented gains in performance above 95 % when using a hardware specialist developed in FPGA using the machine learning algorithm KNN. The study also explores some architectural limitations and ways of trying to minimize them | - |
Descrição: dc.description | 77 p. | - |
Formato: dc.format | application/pdf | - |
Idioma: dc.language | pt_BR | - |
Direitos: dc.rights | Open Access | - |
Direitos: dc.rights | CC-BY-SA | - |
Palavras-chave: dc.subject | FPGA | - |
Palavras-chave: dc.subject | Aprendizado de máquina | - |
Palavras-chave: dc.subject | Aceleração de hardware e Sistemas | - |
Palavras-chave: dc.subject | Tomada de decisão | - |
Palavras-chave: dc.subject | FPGA | - |
Palavras-chave: dc.subject | Machine Learning | - |
Palavras-chave: dc.subject | Hardware Acceleration e Embedded Systems | - |
Título: dc.title | Aceleração de hardware em sistemas embarcados para aprendizado de máquina utilizando KNN em FPGA | - |
Tipo de arquivo: dc.type | Dissertação | - |
Aparece nas coleções: | Repositório Institucional da Universidade Federal Fluminense - RiUFF |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: