Atenção: Todas as denúncias são sigilosas e sua identidade será preservada.
Os campos nome e e-mail são de preenchimento opcional
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.contributor | Assef, Amauri Amorin | - |
Autor(es): dc.creator | Oliveira, Paulo Eduardo Martins de | - |
Autor(es): dc.creator | Gabardo, Rafael de Lima | - |
Autor(es): dc.creator | Sugawara, Shoichi Eduardo Nogueira | - |
Data de aceite: dc.date.accessioned | 2022-02-21T22:21:51Z | - |
Data de disponibilização: dc.date.available | 2022-02-21T22:21:51Z | - |
Data de envio: dc.date.issued | 2020-11-11 | - |
Data de envio: dc.date.issued | 2020-11-11 | - |
Data de envio: dc.date.issued | 2014-02-27 | - |
Fonte completa do material: dc.identifier | http://repositorio.utfpr.edu.br/jspui/handle/1/9875 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/capes/673497 | - |
Descrição: dc.description | This paper presents a study of the major multilevel converter topologies, resulting from this study the simulation and implementation of an inverter topology Cascated H-Bridge (CHB) with 5 voltage levels. The study summarizes the main characteristics of multilevel topologies, analyzing their advantages and disadvantages between them and the two-level converters. Given this scenario,was chosen to implement the topology based on FPGA device. Finally, we then analyze the simulation results, comments and conclusions about the project. | - |
Descrição: dc.description | Este trabalho apresenta um estudo das principais topologias de conversores multiníveis, resultando a simulação e a implementação de um inversor de topologia Cascated H-Bridge (CHB) com 5 níveis de tensão. O estudo sintetiza as principais características das topologias multiníveis, analisando as suas vantagens e desvantagens entre elas e os conversores de dois níveis. Perante este cenário escolheu-se a topologia a implementar baseada em dispositivo FPGA. Por fim, traz então a análise dos resultados obtidos nas simulações, comentários e conclusões finais sobre o projeto. | - |
Formato: dc.format | application/pdf | - |
Idioma: dc.language | pt_BR | - |
Publicador: dc.publisher | Universidade Tecnológica Federal do Paraná | - |
Publicador: dc.publisher | Curitiba | - |
Publicador: dc.publisher | Departamento Acadêmico de Eletrotécnica | - |
Palavras-chave: dc.subject | Conversores de corrente elétrica | - |
Palavras-chave: dc.subject | Circuitos elétricos | - |
Palavras-chave: dc.subject | Inversores elétricos | - |
Palavras-chave: dc.subject | Electric current converters | - |
Palavras-chave: dc.subject | Electric circuits | - |
Palavras-chave: dc.subject | Electric inverters | - |
Palavras-chave: dc.subject | Engenharia Elétrica | - |
Título: dc.title | Implementação de um inversor multinível monofásico controlado por FPGA | - |
Tipo de arquivo: dc.type | livro digital | - |
Aparece nas coleções: | Repositorio Institucional da UTFPR - RIUT |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: