Atenção:
O eduCAPES é um repositório de objetos educacionais, não sendo responsável por materiais de terceiros submetidos na plataforma. O usuário assume ampla e total responsabilidade quanto à originalidade, à titularidade e ao conteúdo, citações de obras consultadas, referências e outros elementos que fazem parte do material que deseja submeter. Recomendamos que se reporte diretamente ao(s) autor(es), indicando qual parte do material foi considerada imprópria (cite página e parágrafo) e justificando sua denúncia.
Caso seja o autor original de algum material publicado indevidamente ou sem autorização, será necessário que se identifique informando nome completo, CPF e data de nascimento. Caso possua uma decisão judicial para retirada do material, solicitamos que informe o link de acesso ao documento, bem como quaisquer dados necessários ao acesso, no campo abaixo.
Todas as denúncias são sigilosas e sua identidade será preservada. Os campos nome e e-mail são de preenchimento opcional. Porém, ao deixar de informar seu e-mail, um possível retorno será inviabilizado e/ou sua denúncia poderá ser desconsiderada no caso de necessitar de informações complementares.
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.contributor | Assef, Amauri Amorin | - |
Autor(es): dc.contributor | Assef, Amauri Amorin | - |
Autor(es): dc.contributor | Badin, Alceu André | - |
Autor(es): dc.contributor | Gules, Roger | - |
Autor(es): dc.creator | Biava, Hiuri Franchinconi | - |
Autor(es): dc.creator | Francisco, Mariana Salamoni | - |
Autor(es): dc.creator | Coelho, Michella Aguiar | - |
Data de aceite: dc.date.accessioned | 2022-02-21T22:10:53Z | - |
Data de disponibilização: dc.date.available | 2022-02-21T22:10:53Z | - |
Data de envio: dc.date.issued | 2020-11-11 | - |
Data de envio: dc.date.issued | 2020-11-11 | - |
Data de envio: dc.date.issued | 2016-06-16 | - |
Fonte completa do material: dc.identifier | http://repositorio.utfpr.edu.br/jspui/handle/1/9833 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/capes/669459 | - |
Descrição: dc.description | In nowadays applications the efficient conversion of electrical energy has become greatly important. In this context, multilevel converters stand out amoung the main power electronics components for DC-AC conversion. This paper presents a study and implementation of a single-phase voltage inverter, using the multilevel topology cascaded with five levels and six semiconductor switches. The circuit is controlled by FPGA with the pulse width modulation technique implemented using VHDL language. Simulations were performed with different amplitude modulation factors to verify the control code’s behaviour and also the complete project. The driver circuit was validated. It is responsible for isolated transfer of the outputs programmed’s logic signal in the FPGA. This mechanism directly drives the gates of each IGBT that compose the inverter circuit. Moreover, the layout was developed to generate the PCB file used in board production. The results were obtained by resistive and resistive-inductive loading of circuit, simulating the motor’s application as a load. Results of analyzes considered different amplitude modulation factors, as well as harmonic spectrum study on resistive-inductive load. Finally, it was observed the proper operation of the circuit as expected according to the simulations. | - |
Descrição: dc.description | Nas aplicações contemporâneas a conversão de energia elétrica eficiente tem se tornado cada vez mais importante. Nesse contexto, os conversores multiníveis se destacam dentre os principais sistemas de eletrônica de potência para conversões CC-CA. Este trabalho apresenta o estudo e implementação de um inversor monofásico de tensão, utilizando a topologia multinível em cascata com cinco níveis e seis chaves semicondutoras. O circuito é controlado por um dispositivo de lógica reconfigurável FPGA com a técnica de modulação por largura de pulsos implementada com uso da linguagem VHDL. Foram realizadas simulações com diferentes fatores de modulação de amplitude para verificar o comportamento do código de controle e também do projeto como um todo. Foi validado o circuito driver responsável pela transferência isolada do sinal lógico das saídas programadas no FPGA. Esse mecanismo aciona diretamente os gates de cada IGBT que compõe o circuito do inversor. Além disso, foi desenvolvido o layout para geração do arquivo PCB utilizado na produção da placa. Os resultados foram obtidos pelo carregamento puramente resistivo e resistivo-indutivo do circuito, simulando a aplicação de um motor como carga. As análises de resultados consideraram fatores de modulação de amplitude diferentes, assim como, estudo do espectro harmônico em carga resistivaindutiva. Por fim, observou-se o funcionamento adequado do circuito conforme esperado segundo as simulações. | - |
Formato: dc.format | application/pdf | - |
Idioma: dc.language | pt_BR | - |
Publicador: dc.publisher | Universidade Tecnológica Federal do Paraná | - |
Publicador: dc.publisher | Curitiba | - |
Publicador: dc.publisher | Brasil | - |
Publicador: dc.publisher | Graduação em Curso de Engenharia Elétrica | - |
Publicador: dc.publisher | UTFPR | - |
Direitos: dc.rights | openAccess | - |
Palavras-chave: dc.subject | Inversores elétricos | - |
Palavras-chave: dc.subject | Eletrônica de potência | - |
Palavras-chave: dc.subject | Modulação (Eletrônica) | - |
Palavras-chave: dc.subject | Circuitos lógicos | - |
Palavras-chave: dc.subject | VHDL (Linguagem descritiva de hardware) | - |
Palavras-chave: dc.subject | Arranjos de lógica programável em campo | - |
Palavras-chave: dc.subject | Engenharia elétrica | - |
Palavras-chave: dc.subject | Electric inverters | - |
Palavras-chave: dc.subject | Power electronics | - |
Palavras-chave: dc.subject | Modulation (Electronics) | - |
Palavras-chave: dc.subject | Logic circuits | - |
Palavras-chave: dc.subject | VHDL (Computer hardware description language) | - |
Palavras-chave: dc.subject | Field programmable gate arrays | - |
Palavras-chave: dc.subject | Electric engineering | - |
Palavras-chave: dc.subject | CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA::MEDIDAS ELETRICAS, MAGNETICAS E ELETRONICAS INSTRUMENTACAO::INSTRUMENTACAO ELETRONICA | - |
Título: dc.title | Implementação de um inversor multinível monofásico com seis chaves semicondutoras controlado por dispositivo FPGA | - |
Título: dc.title | Implementation of a single phase multilevel inverter with six power semiconductors controlled by FPGA device | - |
Tipo de arquivo: dc.type | livro digital | - |
Aparece nas coleções: | Repositorio Institucional da UTFPR - RIUT |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: