Atenção:
O eduCAPES é um repositório de objetos educacionais, não sendo responsável por materiais de terceiros submetidos na plataforma. O usuário assume ampla e total responsabilidade quanto à originalidade, à titularidade e ao conteúdo, citações de obras consultadas, referências e outros elementos que fazem parte do material que deseja submeter. Recomendamos que se reporte diretamente ao(s) autor(es), indicando qual parte do material foi considerada imprópria (cite página e parágrafo) e justificando sua denúncia.
Caso seja o autor original de algum material publicado indevidamente ou sem autorização, será necessário que se identifique informando nome completo, CPF e data de nascimento. Caso possua uma decisão judicial para retirada do material, solicitamos que informe o link de acesso ao documento, bem como quaisquer dados necessários ao acesso, no campo abaixo.
Todas as denúncias são sigilosas e sua identidade será preservada. Os campos nome e e-mail são de preenchimento opcional. Porém, ao deixar de informar seu e-mail, um possível retorno será inviabilizado e/ou sua denúncia poderá ser desconsiderada no caso de necessitar de informações complementares.
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.contributor | Neves Junior, Paulo de Tarso | - |
Autor(es): dc.creator | Woss, Anderson Carlos | - |
Data de aceite: dc.date.accessioned | 2022-02-21T21:23:50Z | - |
Data de disponibilização: dc.date.available | 2022-02-21T21:23:50Z | - |
Data de envio: dc.date.issued | 2020-11-18 | - |
Data de envio: dc.date.issued | 2020-11-18 | - |
Data de envio: dc.date.issued | 2014-08-04 | - |
Fonte completa do material: dc.identifier | http://repositorio.utfpr.edu.br/jspui/handle/1/15819 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/capes/651709 | - |
Descrição: dc.description | This paper describes the process of implementation in VHDL (VHSIC Hardware Description Language) of a communication algorithm with applications of OFDM (Orthogonal Frequency-Divide Multiplexing) technique and QAM (Quadrature Amplitude Modulation). The modulation can be done by Fourier transform or the fast Fourier transform (FFT) when digitally. Thus, the FFT is implemented based on the Cooley-Tukey algorithm, in the Radix-2 configuration, with a length of eight points, using numbers in floating-point representation of 32 bits. The code developed was synthesized in Altera Quartus II and simulated in ModelSim. As a result, it was possible to transmit a text of 561 characters successfully, from functional simulation, at a rate of 34.5 MB/s using a clock of 50 MHz, with possible recovery without errors at the receiver, however, due to the floating-point multiplications and structure adopted for the FFT, the synthesized code demanded more resources than available devices contained and was not possible embed it. | - |
Descrição: dc.description | Este trabalho relata o processo de implementação em VHDL (VHSIC Hardware Description Language) de um algoritmo de comunicação com aplicação da técnica OFDM (Orthogonal Frequency-Divide Multiplexing) e modulação QAM (Quadrature Amplitude Modulation). A modulação pode ser feita através da transformada de Fourier, ou da transformada rápida de Fourier (FFT), quando digitalmente. Desta forma, a FFT é implementada com base no algoritmo de Cooley -Tukey, na configuração Radix-2, com comprimento de oito pontos, utilizando números na representação com ponto flutuante de 32 bits. O código desenvolvido foi sintetizado no software Altera Quartus II e simulado no ModelSim. Como resultado, conseguiu-se transmitir um texto de 561 caracteres com sucesso, a partir da simulação funcional, a uma taxa de 34,5 MB/s utilizando um clock de 50 MHz, sendo possível sua recuperação sem erros no receptor, porém, devido às multiplicações com ponto flutuante e estrutura adotada para a FFT, o código sintetizado exigiu mais recursos que os dispositivos disponíveis continham e não foi possível embarcá-lo. | - |
Formato: dc.format | application/pdf | - |
Idioma: dc.language | pt_BR | - |
Publicador: dc.publisher | Universidade Tecnológica Federal do Paraná | - |
Publicador: dc.publisher | Toledo | - |
Palavras-chave: dc.subject | Dispositivo de lógica programável | - |
Palavras-chave: dc.subject | VHDL (Linguagem descritiva de hardware) | - |
Palavras-chave: dc.subject | Circuitos integrados - Simulação por computador | - |
Palavras-chave: dc.subject | Arranjos de lógica programável em campo | - |
Palavras-chave: dc.subject | Multiplexação | - |
Palavras-chave: dc.subject | Rádio - Receptores e recepção | - |
Palavras-chave: dc.subject | Programmable logic devices | - |
Palavras-chave: dc.subject | VHDL (Computer hardware description language) | - |
Palavras-chave: dc.subject | Integrated circuits - Computer simulation | - |
Palavras-chave: dc.subject | Field programmable gate arrays | - |
Palavras-chave: dc.subject | Multiplexing | - |
Palavras-chave: dc.subject | Radio - Receivers and reception | - |
Palavras-chave: dc.subject | Engenharia Eletrônica | - |
Título: dc.title | Implementação de um algoritmo de comunicação embarcado em dispositivo lógico programável com aplicação de técnica de multiplexação em frequência | - |
Tipo de arquivo: dc.type | livro digital | - |
Aparece nas coleções: | Repositorio Institucional da UTFPR - RIUT |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: