Atenção: Todas as denúncias são sigilosas e sua identidade será preservada.
Os campos nome e e-mail são de preenchimento opcional
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.creator | Silva, Bruno Almeida da | - |
Autor(es): dc.creator | Lima, Arthur Mendes | - |
Autor(es): dc.creator | Silva, Jones Yudi Mori Alves da | - |
Data de aceite: dc.date.accessioned | 2021-10-14T17:33:53Z | - |
Data de disponibilização: dc.date.available | 2021-10-14T17:33:53Z | - |
Data de envio: dc.date.issued | 2021-01-27 | - |
Data de envio: dc.date.issued | 2021-01-27 | - |
Data de envio: dc.date.issued | 2019 | - |
Fonte completa do material: dc.identifier | https://repositorio.unb.br/handle/10482/39986 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/capes/610875 | - |
Descrição: dc.description | Real-Time Image Processing and Computer Vision systems are now in the mainstream of technologies enabling applications for Cyber-Physical Systems, Internet of Things, Augmented Reality, and Industry 4.0. These applications bring the need for Smart Camera for local real-time processing of images and videos. However, the massive amount of data to be processed within short deadlines cannot be handled by most commercial cameras. In this work, we show the design and implementation of a many-core vision processor architecture to be used in Smart Cameras. With massive parallelism exploration and application-specific characteristics, our architecture is composed of distributed Processing Elements and Memories connected through a Network-on-Chip. The architecture was implemented as an FPGA overlay, focusing on optimized hardware utilization. The parameterized architecture was characterized by its hardware occupation, maximum operating frequency, and processing frame rate. Different configurations ranging from one to four hundred Processing Elements were implemented and compared to several works from the literature. The results show that the proposed architecture successfully allies programmability and performance, being a suitable alternative for future Smart Cameras. | - |
Publicador: dc.publisher | IEEE | - |
Relação: dc.relation | https://ieeexplore.ieee.org/document/9277867 | - |
Direitos: dc.rights | Acesso Restrito | - |
Palavras-chave: dc.subject | MPSoC | - |
Palavras-chave: dc.subject | NoC | - |
Palavras-chave: dc.subject | Processamento de imagens | - |
Palavras-chave: dc.subject | Visão por computador | - |
Título: dc.title | A manycore vision processor architecture for embedded applications | - |
Aparece nas coleções: | Repositório Institucional – UNB |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: