Atenção:
O eduCAPES é um repositório de objetos educacionais, não sendo responsável por materiais de terceiros submetidos na plataforma. O usuário assume ampla e total responsabilidade quanto à originalidade, à titularidade e ao conteúdo, citações de obras consultadas, referências e outros elementos que fazem parte do material que deseja submeter. Recomendamos que se reporte diretamente ao(s) autor(es), indicando qual parte do material foi considerada imprópria (cite página e parágrafo) e justificando sua denúncia.
Caso seja o autor original de algum material publicado indevidamente ou sem autorização, será necessário que se identifique informando nome completo, CPF e data de nascimento. Caso possua uma decisão judicial para retirada do material, solicitamos que informe o link de acesso ao documento, bem como quaisquer dados necessários ao acesso, no campo abaixo.
Todas as denúncias são sigilosas e sua identidade será preservada. Os campos nome e e-mail são de preenchimento opcional. Porém, ao deixar de informar seu e-mail, um possível retorno será inviabilizado e/ou sua denúncia poderá ser desconsiderada no caso de necessitar de informações complementares.
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.contributor | Kuhn, Gustavo Gomes | - |
Autor(es): dc.contributor | Bertotti, Fabio Luiz | - |
Autor(es): dc.contributor | Kuhn, Gustavo Gomes | - |
Autor(es): dc.contributor | Bertotti, Fabio Luiz | - |
Autor(es): dc.contributor | Schenatto, Fernando José Avancini | - |
Autor(es): dc.contributor | Torrico, César Rafael Claure | - |
Autor(es): dc.creator | Fermiani, Rodrigo Maraschin | - |
Data de aceite: dc.date.accessioned | 2025-08-29T13:11:46Z | - |
Data de disponibilização: dc.date.available | 2025-08-29T13:11:46Z | - |
Data de envio: dc.date.issued | 2020-11-17 | - |
Data de envio: dc.date.issued | 2020-11-17 | - |
Data de envio: dc.date.issued | 2015-11-16 | - |
Fonte completa do material: dc.identifier | http://repositorio.utfpr.edu.br/jspui/handle/1/14949 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/capes/1108965 | - |
Descrição: dc.description | This work describes the programming and building of a prototype, will serve as a teaching application for the Digital Systems Laboratory of UTFPR. The work aims to study and use the knowledge in the embedded systems area, specifically FPGA’s and hardware description language - VHDL, to creation of a prototype of a digital didactic module. Were identified hardware requirements and defined the FPGA model (EP2C5T144). Study and development of digital logic circuits routines in VHDL. Building, configuration and prototype testing. Defined the model of FPGA, Altera’s manufacturer, it was necessary to study the Quartus II software. This software communicates the codes described to the FPGA. Six main projects were developed, as combinational logic circuits (adders, encoders) and sequential (counters) and the using of peripheral circuits. The codes developed were tested in laboratory and the results were consistent with the simulated ones. In addition, it elaborated additional supporting material, a tutorial for using the Quartus II and a material with the logical circuits and VHDL codes of the projects builded, both available in the appendices. | - |
Descrição: dc.description | Este trabalho descreve o estudo realizado para a programação e montagem de um equipamento em forma de protótipo, que servirá como aplicação didática para o laboratório de Sistemas Digitais da UTFPR. O trabalho tem o objetivo de estudar e utilizar conhecimentos da área de sistemas embarcados, especificamente FPGA’s e linguagem de descrição de hardware - VHDL, para o desenvolvimento de um protótipo de módulo didático digital. Foi realizada a identificação dos requisitos do hardware e definição do modelo de FPGA (EP2C5T144). Estudo e desenvolvimento de rotinas de circuitos l lógicos digitais em VHDL. Montagem, configuração e testes do protótipo. Definido o modelo de FPGA, do fabricante Altera, foi necessário o estudo do software Quartus II. Este software faz a comunicação dos códigos descritos ao FPGA. Foram desenvolvidos seis projetos principais, como circuitos lógicos combinacionais (somadores, codificadores) e sequenciais (contadores) e a utilização de circuitos periféricos. Foram testados em laboratório todos os códigos desenvolvidos e os resultados foram compatíveis com os simulados. E ainda, desenvolveu-se materiais de apoio suplementares, um tutorial para utilização do Quartus II e um material com os circuitos lógicos e códigos VHDL dos projetos desenvolvidos, ambos disponíveis nos apêndices. | - |
Formato: dc.format | application/pdf | - |
Idioma: dc.language | pt_BR | - |
Publicador: dc.publisher | Universidade Tecnológica Federal do Paraná | - |
Publicador: dc.publisher | Pato Branco | - |
Publicador: dc.publisher | Brasil | - |
Publicador: dc.publisher | Departamento Acadêmico de Elétrica | - |
Publicador: dc.publisher | Engenharia Elétrica | - |
Publicador: dc.publisher | UTFPR | - |
Direitos: dc.rights | openAccess | - |
Palavras-chave: dc.subject | Sistemas de controle digital | - |
Palavras-chave: dc.subject | Arranjos de lógica programável em campo | - |
Palavras-chave: dc.subject | Controladores programáveis | - |
Palavras-chave: dc.subject | Digital control systems | - |
Palavras-chave: dc.subject | Field programmable gate arrays | - |
Palavras-chave: dc.subject | Programmable controllers | - |
Palavras-chave: dc.subject | CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA | - |
Título: dc.title | Desenvolvimento de protótipo de módulo didático digital baseado na tecnologia FPGA | - |
Tipo de arquivo: dc.type | livro digital | - |
Aparece nas coleções: | Repositorio Institucional da UTFPR - RIUT |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: