Atenção:
O eduCAPES é um repositório de objetos educacionais, não sendo responsável por materiais de terceiros submetidos na plataforma. O usuário assume ampla e total responsabilidade quanto à originalidade, à titularidade e ao conteúdo, citações de obras consultadas, referências e outros elementos que fazem parte do material que deseja submeter. Recomendamos que se reporte diretamente ao(s) autor(es), indicando qual parte do material foi considerada imprópria (cite página e parágrafo) e justificando sua denúncia.
Caso seja o autor original de algum material publicado indevidamente ou sem autorização, será necessário que se identifique informando nome completo, CPF e data de nascimento. Caso possua uma decisão judicial para retirada do material, solicitamos que informe o link de acesso ao documento, bem como quaisquer dados necessários ao acesso, no campo abaixo.
Todas as denúncias são sigilosas e sua identidade será preservada. Os campos nome e e-mail são de preenchimento opcional. Porém, ao deixar de informar seu e-mail, um possível retorno será inviabilizado e/ou sua denúncia poderá ser desconsiderada no caso de necessitar de informações complementares.
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.contributor | Bonaldo, Jakson Paulo | - |
Autor(es): dc.contributor | Schiavon, Gilson Junior | - |
Autor(es): dc.contributor | Bertogna, Eduardo Giometti | - |
Autor(es): dc.contributor | Neli, Roberto Ribeiro | - |
Autor(es): dc.contributor | Schiavon, Gilson Junior | - |
Autor(es): dc.creator | Jesus, Cristian Welter de | - |
Data de aceite: dc.date.accessioned | 2025-08-29T12:23:06Z | - |
Data de disponibilização: dc.date.available | 2025-08-29T12:23:06Z | - |
Data de envio: dc.date.issued | 2020-11-08 | - |
Data de envio: dc.date.issued | 2020-11-08 | - |
Data de envio: dc.date.issued | 2018-05-14 | - |
Fonte completa do material: dc.identifier | http://repositorio.utfpr.edu.br/jspui/handle/1/6059 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/capes/1094341 | - |
Descrição: dc.description | This work has the objective of performing the analysis of the half-bridge and full bridge topologies for a symmetrical ± 50 V switched-mode power supply. It presents a study on the operation of these topologies, making the survey of equations that allow to determine the stresses of current and tension on its components. Is presented information for the realization of a design of a transformer and a inductor in high frequency. A method of testing the transformer is presented for a more accurate simulation of the circuit. Based on a cost analysis is determined which topology is the most effective for the project. Information about the switched-mode power supply design as a whole is also presented, including input rectifier capacitor preload circuit, PWM modulation circuit and inverter circuit, and high frequency rectifier. The main contribution of this work is the accomplishment of a survey of data that help the designers in the choice between these topologies for the elaboration of their projects. | - |
Descrição: dc.description | O presente trabalho tem como objetivo a realização da análise das topologias meia ponte e ponte completa para uma fonte chaveada simétrica de ± 50 V. O trabalho apresenta um estudo do funcionamento destas topologias, fazendo o levantamento de equações que permitam determinar os esforços de corrente e tensão sobre os componentes eletrônicos. Também são apresentadas informações para o projeto de transformadores e indutores de alta frequência. Um método de ensaio do transformador é apresentado visando uma simulação mais precisa do circuito. Com base em uma análise de custo é determinado qual a topologia economicamente mais viável para o projeto. Também estão presentes informações referentes ao projeto da fonte chaveada, incluindo circuito de pré-carga do capacitor do retificador de entrada, circuito de modulação PWM e circuito inversor e retificador de alta frequência. A principal contribuição deste trabalho consiste na realização de um levantamento de dados que auxiliem os projetistas na escolha entre estas topologias para a elaboração de seus projetos. | - |
Formato: dc.format | application/pdf | - |
Idioma: dc.language | pt_BR | - |
Publicador: dc.publisher | Universidade Tecnológica Federal do Paraná | - |
Publicador: dc.publisher | Campo Mourao | - |
Publicador: dc.publisher | Brasil | - |
Publicador: dc.publisher | Departamento Acadêmico de Eletrônica | - |
Publicador: dc.publisher | Engenharia Eletrônica | - |
Publicador: dc.publisher | UTFPR | - |
Direitos: dc.rights | openAccess | - |
Palavras-chave: dc.subject | Eletrônica de potência | - |
Palavras-chave: dc.subject | Circuitos eletrônicos - Projetos | - |
Palavras-chave: dc.subject | Estudos de viabilidade | - |
Palavras-chave: dc.subject | Power electronics | - |
Palavras-chave: dc.subject | Electronic circuit design | - |
Palavras-chave: dc.subject | Feasibility studies | - |
Palavras-chave: dc.subject | CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA | - |
Título: dc.title | Análise das topologias meia ponte e ponte completa para uma fonte chaveada simétrica ± 50 V | - |
Tipo de arquivo: dc.type | livro digital | - |
Aparece nas coleções: | Repositorio Institucional da UTFPR - RIUT |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: