Operational Transconductance Amplifier Design with Gate- All-Around Nanosheet MOSFET using Experimental Lookup Table Approach

Registro completo de metadados
MetadadosDescriçãoIdioma
Autor(es): dc.contributorUniversidade de São Paulo (USP)-
Autor(es): dc.contributorIMEC-
Autor(es): dc.contributorUniversidade Estadual Paulista (UNESP)-
Autor(es): dc.creatorSousa, Julia C. S.-
Autor(es): dc.creatorPerina, Welder F.-
Autor(es): dc.creatorSimoen, Eddy-
Autor(es): dc.creatorVeloso, Anabela-
Autor(es): dc.creatorMartino, Joao A.-
Autor(es): dc.creatorAgopian, Paula G. D.-
Autor(es): dc.creatorIEEE-
Data de aceite: dc.date.accessioned2025-08-21T15:48:24Z-
Data de disponibilização: dc.date.available2025-08-21T15:48:24Z-
Data de envio: dc.date.issued2022-11-29-
Data de envio: dc.date.issued2022-11-29-
Data de envio: dc.date.issued2020-12-31-
Fonte completa do material: dc.identifierhttp://dx.doi.org/10.1109/EuroSOI-ULIS53016.2021.9560689-
Fonte completa do material: dc.identifierhttp://hdl.handle.net/11449/237554-
Fonte: dc.identifier.urihttp://educapes.capes.gov.br/handle/11449/237554-
Descrição: dc.descriptionThis paper presents the design of an Operational Transconductance Amplifier (OTA) with Gate-All-Around Nanosheet MOSFETs (GAA-NSH). The circuit simulation was performed using an experimental Lookup Table (LUT) approach. The experimental drain current and gate capacitance were extracted and used in a Verilog-A model in order to design the OTA for different transistor efficiency (gm/ID) values. The results present a compromise between power consumption (PC), voltage gain (Av) and the Gain-Bandwidth-Product (GBW). For gm/In of 8 V-1 an Av of 71.8 dB is obtained for a GBW of 361.3 MHz. These results were compared with other OTA designs using FinFET and TFET devices. The NSH OTA presents higher GBW, and considering the Av and PC, while NSH present better behavior than FinFETs, the behavior is worse than TFET OTA circuit for strong inversion operation.-
Descrição: dc.descriptionConselho Nacional de Desenvolvimento Científico e Tecnológico (CNPq)-
Descrição: dc.descriptionCoordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES)-
Descrição: dc.descriptionUniv Sao Paulo, LSI PSI USP, Sao Paulo, Brazil-
Descrição: dc.descriptionIMEC, Leuven, Belgium-
Descrição: dc.descriptionSao Paulo State Univ, UNESP, Sao Joao Da Boa Vista, Brazil-
Descrição: dc.descriptionSao Paulo State Univ, UNESP, Sao Joao Da Boa Vista, Brazil-
Formato: dc.format4-
Idioma: dc.languageen-
Publicador: dc.publisherIeee-
Relação: dc.relation2021 Joint International Eurosoi Workshop And International Conference On Ultimate Integration On Silicon (eurosoi-ulis)-
???dc.source???: dc.sourceWeb of Science-
Palavras-chave: dc.subjectNanosheet (NSH)-
Palavras-chave: dc.subjectOperational Transconductance Amplifier-
Palavras-chave: dc.subjectTransistor Efficiency (g(m)/I-D)-
Palavras-chave: dc.subjectLookup Table-
Palavras-chave: dc.subjectAnalog Circuit Design-
Título: dc.titleOperational Transconductance Amplifier Design with Gate- All-Around Nanosheet MOSFET using Experimental Lookup Table Approach-
Tipo de arquivo: dc.typeaula digital-
Aparece nas coleções:Repositório Institucional - Unesp

Não existem arquivos associados a este item.