Atenção: Todas as denúncias são sigilosas e sua identidade será preservada.
Os campos nome e e-mail são de preenchimento opcional
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.contributor | Universidade Estadual Paulista (UNESP) | - |
Autor(es): dc.contributor | Universidade de São Paulo (USP) | - |
Autor(es): dc.contributor | Imec | - |
Autor(es): dc.creator | Coelho, Carlos H. S. [UNESP] | - |
Autor(es): dc.creator | Martino, Joao A. | - |
Autor(es): dc.creator | Simoen, Eddy | - |
Autor(es): dc.creator | Veloso, Anabela | - |
Autor(es): dc.creator | Agopian, Paula G. D. [UNESP] | - |
Data de aceite: dc.date.accessioned | 2022-08-04T22:09:52Z | - |
Data de disponibilização: dc.date.available | 2022-08-04T22:09:52Z | - |
Data de envio: dc.date.issued | 2022-04-28 | - |
Data de envio: dc.date.issued | 2022-04-28 | - |
Data de envio: dc.date.issued | 2021-04-19 | - |
Fonte completa do material: dc.identifier | http://dx.doi.org/10.1109/LAEDC51812.2021.9437935 | - |
Fonte completa do material: dc.identifier | http://hdl.handle.net/11449/221808 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/11449/221808 | - |
Descrição: dc.description | This paper shows an experimental analysis of the zero-Temperature coefficient (ZTC) bias point of vertically stacked gate-All-Around nanosheet pMOS devices (GAA-NS) for different channel lengths (L), in linear and saturation regions. The gate voltage at ZTC point (VZTC) experimental results are compared with the values obtained by analytical model (CM-ZTC model) in order to evaluate the behavior of the ZTC of the GAA-NS pMOS transistors. The comparison between the data from the CM-ZTC model and the experimental values resulted a difference smaller than 7% when operating in linear region, which means that the behavior of GAA-NS in ZTC point can be well described through the mobility degradation and threshold voltage shift basic models like in planar fully depleted SOI devices. However, in saturation region the difference increases substantially due to the high series resistance, and in case of 28 nm channel devices, due to the short-channel effect (SCE), which is not considered in the analytical model. But the experimental VZTC in saturation region does not change too much (|VZTZ| ≅ 0.75V with standard deviation ≅ 0.06V) for all studied devices (from 200 nm down to 28 nm channel lengths) which means that the GAA-NS is a trusted device for analog circuits biased at ZTC point. | - |
Descrição: dc.description | Sao Paulo State University UNESP | - |
Descrição: dc.description | University of Sao Paulo LSI/PSI/USP | - |
Descrição: dc.description | Imec | - |
Descrição: dc.description | Sao Paulo State University UNESP | - |
Idioma: dc.language | en | - |
Relação: dc.relation | LAEDC 2021 - IEEE Latin America Electron Devices Conference | - |
???dc.source???: dc.source | Scopus | - |
Palavras-chave: dc.subject | analytical model | - |
Palavras-chave: dc.subject | GAA-nanosheet Pmos | - |
Palavras-chave: dc.subject | ZTC Point | - |
Título: dc.title | Analysis of the ZTC-Point for Vertically Stacked Nanosheet pMOS Devices | - |
Aparece nas coleções: | Repositório Institucional - Unesp |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: