Atenção: Todas as denúncias são sigilosas e sua identidade será preservada.
Os campos nome e e-mail são de preenchimento opcional
Metadados | Descrição | Idioma |
---|---|---|
Autor(es): dc.contributor | Universidade Estadual Paulista (Unesp) | - |
Autor(es): dc.creator | Melo, A. C. de | - |
Autor(es): dc.creator | IEEE | - |
Data de aceite: dc.date.accessioned | 2022-02-22T00:03:15Z | - |
Data de disponibilização: dc.date.available | 2022-02-22T00:03:15Z | - |
Data de envio: dc.date.issued | 2020-12-09 | - |
Data de envio: dc.date.issued | 2020-12-09 | - |
Data de envio: dc.date.issued | 1998-01-01 | - |
Fonte completa do material: dc.identifier | http://hdl.handle.net/11449/194536 | - |
Fonte: dc.identifier.uri | http://educapes.capes.gov.br/handle/11449/194536 | - |
Descrição: dc.description | The widespread use of computers in a diversity of activities today demands complex computational systems to be produced efficiently. This factor has led to a requirement for new methods and techniques to enhance controllability, quality and productivity of systems. Reusability is recognized as a basic principle for enhancing productivity and quality of engineering products. Additionally, formal development of software/hardware has emerged as an approach to ensure quality and help handle the complexity of description of such systems. So, for reasons of economy, productivity, quality and time to market, it is highly desirable to formally reuse hardware/software components. This paper presents a foundation for formal reuse of synchronous processes using a process algebra (EPA [2]). Assuming the existence of a library of formally verified components, we propose to make effective reuse of these existing elements when creating new systems. The strategy used here is to formally create an interface element with which a library process is composed in order to implement the desired component. In doing so, the verification task of the whole system is reduced to verifying the interface element. | - |
Descrição: dc.description | State Univ Sao Paulo, USP, IME, Dept Comp Sci, BR-05508900 Sao Paulo, Brazil | - |
Descrição: dc.description | State Univ Sao Paulo, USP, IME, Dept Comp Sci, BR-05508900 Sao Paulo, Brazil | - |
Formato: dc.format | E306-E309 | - |
Idioma: dc.language | en | - |
Publicador: dc.publisher | Ieee | - |
Relação: dc.relation | Iscas '98 - Proceedings Of The 1998 International Symposium On Circuits And Systems, Vols 1-6 | - |
???dc.source???: dc.source | Web of Science | - |
Palavras-chave: dc.subject | reusability | - |
Palavras-chave: dc.subject | high-level synthesis | - |
Palavras-chave: dc.subject | process algebras | - |
Palavras-chave: dc.subject | bisimulation | - |
Palavras-chave: dc.subject | interface equation | - |
Título: dc.title | On the algebraic reuse of hardware design | - |
Aparece nas coleções: | Repositório Institucional - Unesp |
O Portal eduCAPES é oferecido ao usuário, condicionado à aceitação dos termos, condições e avisos contidos aqui e sem modificações. A CAPES poderá modificar o conteúdo ou formato deste site ou acabar com a sua operação ou suas ferramentas a seu critério único e sem aviso prévio. Ao acessar este portal, você, usuário pessoa física ou jurídica, se declara compreender e aceitar as condições aqui estabelecidas, da seguinte forma: