Performance evaluation of Tunnel-FET basic amplifier circuits

Registro completo de metadados
Autor(es): dc.contributorUniversidade Estadual Paulista (UNESP)-
Autor(es): dc.creatorRangel, R. S.-
Autor(es): dc.creatorAgopian, P. G. D.-
Autor(es): dc.creatorMartino, J. A.-
Autor(es): dc.creatorMurphy, R. S.-
Data de aceite:
Data de disponibilização:
Data de envio:
Data de envio:
Data de envio:
Fonte completa do material: dc.identifier
Fonte: dc.identifier.uri
Descrição: dc.descriptionFundação de Amparo à Pesquisa do Estado de São Paulo (FAPESP)-
Descrição: dc.descriptionConselho Nacional de Desenvolvimento Científico e Tecnológico (CNPq)-
Descrição: dc.descriptionThis work analyzes the performance of measured Tunneling Field-Effect Transistors (TFET) when applied to analog circuits. The method uses a look-up table based behavioral model, taking the experimental results from a fabricated silicon pTFET as input. The Verilog-A behavioral language is used to implement the TFET model, enabling the use with spice-like simulators along with passive and active elements, achieving bigger circuits than other implementations involving numerical multiphysics simulation of the device. The model is further incremented with device capacitances, and the response of analog circuits is considered. An Operational Transconductance Amplifier (OTA) is presented, showing near 130 dB open-loop gain and 18.9nW power consumption.-
Formato: dc.format21-24-
Idioma: dc.languageen-
Publicador: dc.publisherIeee-
Relação: dc.relation2019 Ieee 10th Latin American Symposium On Circuits & Systems (lascas)-
Direitos: dc.rightsopenAccess-
Palavras-chave: dc.subjectTFET-
Palavras-chave: dc.subjectCircuit Simulation-
Palavras-chave: dc.subjectVerilog-A-
Título: dc.titlePerformance evaluation of Tunnel-FET basic amplifier circuits-
Aparece nas coleções:Repositório Institucional - Unesp

Não existem arquivos associados a este item.